- Lancement prévu en 2025 avec des vitesses de transfert pouvant atteindre 512 GB/s.
- Doublement de la vitesse de bus par rapport aux versions précédentes, visant des applications de datacenter, d’intelligence artificielle et de calcul haute performance.
- Conservation de technologies clés comme le PAM4 et la correction d’erreurs avancée pour une efficacité accrue.
Développements Majeurs du PCI-Express 7.0
Le PCI-SIG a récemment mis à disposition de ses membres la version 0.5 de la spécification PCI-Express 7.0. Cette étape marque un moment crucial dans le développement de la prochaine génération de technologie d’interconnexion pour ordinateurs, qui promet de doubler la vitesse de transfert de données par rapport à la version 6.0, atteignant ainsi 128 GT/s par broche. Cette avancée signifie qu’une connexion 16 voies (x16) pourrait supporter un débit de 256 GB/sec dans chaque direction simultanément, un progrès significatif pour les datacenters futurs ainsi que pour les applications d’intelligence artificielle et de calcul haute performance nécessitant des taux de transfert de données encore plus rapides.
Technologies et Innovations
Pour atteindre ces taux de transfert de données impressionnants, le PCI-Express 7.0 double la fréquence du bus au niveau physique par rapport aux versions 5.0 et 6.0. Le standard continue d’utiliser la modulation d’impulsion en amplitude avec signalisation à quatre niveaux (PAM4), l’encodage en mode 1b/1b FLIT et les technologies de correction d’erreur en avant (FEC) déjà en place pour le PCIe 6.0. En outre, le PCI-SIG met également l’accent sur des paramètres de canal améliorés et une meilleure efficacité énergétique.
Défis et Étapes Futures
La mise à niveau vers le PCI-Express 7.0 représente un défi majeur, nécessitant le doublement de la fréquence du bus au niveau physique, un exploit que le PCIe 6.0 a évité grâce à la signalisation PAM4. Les ingénieurs travaillent à la fois sur des solutions de signalisation intelligente et sur des améliorations matérielles, telles que des circuits imprimés plus épais et des matériaux à faible perte, pour surmonter ces obstacles.
La prochaine étape importante sera la finalisation de la version 0.7 de la spécification, considérée comme le brouillon complet, où tous les aspects doivent être pleinement définis et les spécifications électriques validées par des puces d’essai. Une fois finalisé en 2025, il faudra encore quelques années avant que le premier matériel PCIe 7.0 n’arrive sur le marché, bien que le travail de développement sur le contrôleur IP et le matériel initial soit déjà en cours.
En Résumé, le développement du PCI-Express 7.0 est en bonne voie pour une libération en 2025, promettant des vitesses de transfert révolutionnaires qui transformeront les applications de datacenter, d’IA et de calcul haute performance. Avec ses améliorations en termes de vitesse, d’efficacité et de technologie, le PCI-Express 7.0 est prêt à établir un nouveau standard dans l’interconnexion informatique.